laporan akhir modul 3 percobaan 3
Laporan Akhir Modul 3 (Percobaan 3)
Rangkaian Simulasi
4. Prinsip Kerja Rangkaian [Kembali]
Pada kedua IC terdapat 8 kaki input dan 6 kaki output, dimana input UP ketika diberi sinyal clock maka outputnya yaitu counter up akan mulai perhitungan dari 0 sampai nilai maksimal perhitungan IC nya (15 untuk IC 74193 dan 9 IC 74192). Sedangkan input DN jika diberikan sinyal clock maka outputnya adalah counter down dengan perhitungan dimulai dari nilai maksimal sampai ke 0
Dioda sendiri berfungsi untuk menyearahkan arus
Input MR (Master Reset) berfungsi untuk untuk mereset IC atau untuk menghapus output IC dengan menerapkan sifat active high, saat diberi logika 1 maka akan berlangsung menghapus nilai output IC menjadi 0 atau mengulang perhitungan
Input PL (Parallel Load) adalah pin input active low yang digunakan untuk memuat data ke IC. Dimana jika input ini aktif maka counter tidak terjadi, namun input dari Q akan menyesuaikan dengan input D dimana jika D bernilai 1 maka Q bernilai 1 juga
Terminal Count Up (TCU) dan Terminal Count Down (TCD) juga merupakan pin keluaran active low, Keluarannya selalu high dan akan menjadi Rendah setelah IC mencapai jumlah maksimum & minimum. Ketika sirkuit telah mencapai status hitungan maksimum (9 untuk LS192, 15 untuk LS193), transisi high ke low menyebabkan TCU menjadi low. TCU akan tetap low sampai input Up menjadi high lagi, begitupun untuk TCD.
5. Video Simulasi [Kembali]
6. Analisa [Kembali]
Analisa Percobaan 3
7. Link Download [Kembali]
- Download Rangkaian Simulasi klik disini
- Download video simulasi Klik disini
- Download HTML Klik Disini
Komentar
Posting Komentar